一、用CPLD设计EPP数据采集控制器(论文文献综述)
孙颖,许德浩[1](2016)在《随机波浪数据采集与处理技术的研究》文中指出本文设计采集板主要是CPLD为核心和相关的协议来实现计算机通过并口EPP控制其他芯片的通信。本文设计了多路采集系统,提高采集的速度。利用CPLD逻辑设计控制AD模数转换器和多路数字控制模拟开关。CPLD的开发工具是QuartusⅡ软件,它包含知识产权模块,加快了设计的进程,提高系统性能。由于Windows对系统底层操作采取了屏蔽的策略,增强型并行接口EPP不能直接读取CPU中的I/O控制器中寄存器的数据,只有借助Win Io来实现对这些寄存器的访问,利用Win Io函数库来实现对PC机并行端口的操作,从而实现与外部设备的数据传输。对于随机采集到的数据,它的变化形式是预先无法确定的。因此这种变化必须用随机函数加以描述。本文使用经典谱估计的周期图法来计算出随机函数的特征。然后用Visual C++6.0对话框工程编辑界面,用VC语言编写消息函数,完成数据采集处理的界面。
王宇鑫[2](2012)在《基于FPGA的USB图像采集控制器设计与实现》文中指出终端消费品研发过程中需要对屏幕图片信息进行检测以保证产品质量。由于目前各种类型终端产品开发的芯片平台不统一,存在没有图像数据传输接口或图像数据接口传输时间过长等问题,实际测试工作效果欠佳。同时,随着产品研发对获取屏幕显示图像的自动化需求增多,原本传统通过人工获取屏幕数据信息的方式有被自动化方式所取代的趋势,对LCD屏幕图像数据采集系统的设计实现已成必然的需求。本文目的旨在研究基于“FPGA+USB控制器”架构的图像数据采集系统设计与实现方法。针对实习公司对屏幕图像数据采集系统的功能需求特点,采用嵌入式设计的思想,通过对大量测试数据分析和需求澄清描述,建立系统工作原理设计方案,实现了设计的图像采集系统,并对系统的性能、软件体系进行测试以保证满足设计需求,最后基于设计部署一个自动化测试应用方案。本项目的应用,不仅保证实习公司测试工作的准确性、优化测试流程,也使测试自动化率得到显着提升。实验结果及应用效果表明,该系统的可行性和有效性达到设计要求,有着重要的现实意义和生产应用价值。
石军彦[3](2010)在《基于线阵CCD钢板表面缺陷检测系统的研究》文中进行了进一步梳理钢板表面缺陷在线检测技术是钢铁企业控制和提高产品质量的重要技术手段。高速图像采集、处理系统是在线检测系统中亟待解决的一个难题。目前,基于机器视觉的钢板表面缺陷检测方法已成为国内外在该领域的研究热点。在对比了三种主流机器视觉检测方法的基础上,本文确立了线阵CCD扫描检测方案以满足高速、宽幅面、高分辨率的检测要求。为了实现高速、实时检测,本文应用复杂可编程逻辑器件来实现CCD驱动时序的产生、数据采集处理电路各模块的同步和协调以及与上位机的通讯。为了实现高速传输,在本采集系统中采用增强型并口(EPP)来传输数据,它具有传输速率高、编程简单的特点,非常适合线阵CCD的数据传输。实践表明,该设计方案高效、可行。论文主要完成了以下工作:在理论分析的基础上,提出了结合线阵CCD扫描技术、可编程逻辑器件(FPGA/CPLD)技术和增强型并口(EPP)技术的计算机实时测量钢板缺陷的方案。设计了缺陷测量仪的CCD积分可调的驱动电路模块、数据采集模块、数据缓冲模块和计算机接口模块。电路中采用了现场可编程数字逻辑器件作为硬件设计载体,有利于电路板的调试和小型化。根据表面缺陷特点和硬件实现算法的要求,对光照补偿、图像平滑、边缘增强和区域分割等有效处理算法进行了深入的研究。针对FPGA硬件的特点,本文采用串行的设计方案实现了8阶FIR低通滤波器的设计,并用MATLAB对仿真结果进行了分析,结果表明所设计的FIR数字滤波器功能正确。
王军[4](2009)在《虚拟FPGA逻辑测试验证平台的设计》文中研究说明随着FPGA器件的快速发展使用,如何准确高效地测试验证大量同型号的FPGA芯片,在类似实际使用的环境下是否能正确执行设计规范所设定的逻辑功能,就成为厂家需要考虑的一个重要问题。因此,研发一套FPGA逻辑测试验证平台是十分必要的。本文以虚拟仪器技术为软件核心,针对FPGA逻辑测试验证的特性,设计了一台虚拟FPGA逻辑测试验证平台。该仪器是由软件提供不同的测试向量信号,在数据采集与逻辑控制等部分的硬件电路及计算机软件的共同作用下,完成FPGA中所下载数字电路的逻辑测试验证。论文首先对FPGA逻辑测试验证及虚拟仪器技术作出概述,其次介绍了课题的研究背景和意义,然后重点论述了虚拟FPGA逻辑测试验证平台的总体设计与实现,接着分章仔细讨论了仪器的硬件设计方案和原理以及应用软件的设计。最后简单介绍了被测FPGA开发板和验证样例的设计,并且给出了验证样例的测试结果与分析。在硬件组成上,一个完整的测试验证平台包括主板、被测FPGA开发板和计算机。在应用软件的配合下,平台的硬件部分具有信号产生、数据采集、缓冲存储、定时计数等多种功能。论文主要对平台的主板和被测FPGA开发板作了详细设计和调试。主板包括测试向量下载存储电路、响应数据采集存储电路、逻辑控制电路、缓冲电路和EPP(增强型并口)接口等部分。各控制电路均在FPGA中实现,本文重点阐述了FPGA中时钟分频电路、触发电路、地址产生电路、存储及控制电路、EPP接口控制电路及逻辑控制电路的设计。软件是虚拟FPGA逻辑测试验证平台的重要组成部分。所采用的软件编程环境是NI公司的Labwindows/CVI和LabVIEW。在软件的设计部分,采用模块化的编程方法,详细阐述了编程思路和实现方式,给出了设计流程图。在硬件的配合下,所设计的应用软件能够实现向量的新建、编辑、保存、下载、加载以及被测电路板响应数据地读取,并将其与预期响应数据的对比验证、保存打印等功能。最后论文对主要工作进行总结,并指出了平台的硬软件设计需要进一步完善和发展的方面。
汪文婷[5](2009)在《高速线阵CCD数据采集系统与像点定位研究》文中研究表明随着光电子学和半导体技术的快速发展,光电器件已广泛应用于社会的各个领域。其中,CCD器件不但具有光电转换、信息存储等功能,还有尺寸小、重量轻、功耗小、噪声低、线性好、灵敏度高、动态范围大、性能稳定和能进行自扫描等优点,故在图像传感、物体外型测量、工程检测、信息存储和处理等多个领域得到了广泛的应用。本论文首先研究并设计了一个高速线阵CCD数据采集系统。其中,如何选择合适的CCD器件是数据采集系统的设计中的关键所在,故本论文从CCD器件选择入手。在研究了不同芯片工作原理和性能特点后,选用线阵CCD芯片—TCD1501D,在深入研究该芯片的驱动时序原理以及CCD信号特点的基础上,完成对CCD驱动时序电路的设计。该数据采集系统采用高精度ADC、快速FIFO和DMA直接数据存储和高速传输技术,将线阵CCD像元视频模拟信号经过高速A/D转换为数字信号,送入计算机进行实时数据处理和控制。由于并行接口与其他计算机接口相比具有可靠性好、开发周期短、成本低、传输速率高等优点,本课题使用并行接口作为数据采集系统和计算机的通信接口,并根据工业测量的需要和并口数据采集的要求,利用VC++开发了一套上位机采集软件,该软件可以直接通过并口来控制采集,获取灰度数据,同时将获取的灰度数据进行文本显示和图形显示,使得采集的结果更为直观,为用户以后开发更强大的控制功能的操作平台提供了例程。本文通过线阵CCD像点定位细分来提高整个数据采集系统的精度。线阵CCD像点定位算法有一维线性补偿内插法、质心内插法、按比例求中心法、灰度质心法以及阶梯法等,它们都是利用目标像点内像素间灰度值的高度相关性,构造一个尽可能精确反映目标区域像素灰度值和目标像点的质心位置之间关系的数学模型,从而实现对点目标像点位置的精确估计。本论文对这些方法进行分析和推导,还对基于线性插值的灰度质心法进行了像点定位研究,并通过对测量结果进行分析,得出导致系统误差的几个主要因素。本论文的研究成果极大的提高了线阵CCD数据采集系统的速度和精度,在工业测量等方面有很好的前景。
王超,徐明,徐真真,王化祥[6](2007)在《用于混频信号的双通道数字锁相放大器》文中进行了进一步梳理为了实现对混频信号的高速采样和同步处理,提出了一种采用正交数字解调算法的双通道数字锁相放大器.系统结构基于数字信号处理器(DSP)及其配合的硬件,并采用增强并口(EPP)协议,实现了DSP同PC机的双向高速通信.实验验证了该系统的可行性.
居戬之[7](2007)在《一种用于光谱测量的CCD系统》文中认为自行设计和搭制成了一种新颖的、实用的线阵CCD(Charge Coupled Device)测量系统,用来与光栅多色仪配套,组成了CCD型光谱仪。这一CCD测量系统的硬件主要包括:基于高速AVR单片机的CCD驱动器,Hash模数转换,数据缓冲器和计算机数据采集接口电路。系统采用以单片机作为从机和以PC机作为主机的结构,给使用带来了极大的便利。只要对这套CCD系统改变软件设置就能应用于大多数不同型号的CCD,省去了新的硬件的开发工作。结合我们的硬件和光谱测量的要求,编制了一套软件,使得组合成的CCD光谱仪的性能得到大的改善。整套仪器的波长误差小于0.1nm,阵列像元的不均匀性的相对误差从原来的10%减少到2%,信噪比可用n次积分的方法提高到n2/1倍。论文提供了多幅实验测量得到的光谱图,通过对这些光谱图的对比和分析,可以看出测量具有高的精确度。
杨林楠,李红刚,张丽莲,彭琳[8](2007)在《基于FPGA的高速多路数据采集系统的设计》文中指出介绍了基于FPGA的高速多路数据采集系统的设计和实现过程。将该系统应用于电力机车可控硅整流装置实时监测系统中,该系统作为电力机车可控硅整流装置实时监测系统的数据采集前端,在实际运行过程中能够对可控硅的技术状态进行确认,检测效果良好。
宗献波[9](2006)在《光电分选机数据采集系统的研究》文中进行了进一步梳理光电分选就是利用光电技术把次品分类检出并剔除,其关键的一个环节是物料数据的精确采集。CCD(电荷耦合器件)是一种集光电转换、电荷存储、电荷转移为一体的传感器件,因其具有自扫描、高分辨率、高灵敏度、结构紧凑、像素位置准确等特性,近年来在摄像、工业检测等科技领域得到了广泛的应用。 本课题主要研究光电分选机的数据采集系统。系统以Xilinx公司的FPGA芯片XC3S50作为主控制器和处理器,用线阵CCD传感器对颗粒状物料进行动态扫描,得到图像数据,由图像数字器进行信号调理、A/D转换,经外部存储器缓存后送数据处理模块进行处理。该系统可实时在PC机上显示采集数据波形。 本文详细的介绍了CCD的工作原理,分模块介绍了线阵CCD驱动电路;图像信号的调理、采样和存储电路;通信电路;电源电路以及EPP接口电路等的设计与实现。系统采用FPGA技术实现了CCD时序逻辑控制,CCD图像信号的采样和存储控制;自定通信总线协议,建立三线制同步串行通信系统;完成对一帧CCD样本图像数据的采集和传输等。上位机用VC++编写了数据采集应用程序,完成了数据波形的实时显示。印制电路板采用多层设计方法,所用硬件基本使用高速大规模集成电路,故电路板面积小、可靠性高并且和镜头的体积相适应。 本文采用Verilog语言进行硬件电路描述,利用Xilinx ISE软件进行仿真、综合、实现和配置下载。最后经过大量实验,实现了CCD信号的稳定输出和数据采集系统的工作,并给出了实验波形,总结了系统的各方面性能和下一步的研究方向,为进一步的研究积累了经验。
韩芳[10](2006)在《基于DSP的电法勘探的分布式数据采集系统》文中提出本课题以电法勘探、数字信号处理以及现场总线等技术为主要研究对象,从仪器电路、数据采集、数据处理及数据传输整个系统过程进行了较为全面的研究。提出了智能电极思想,智能电极具有改变电极工作状态、信号调理、信号保持、采样、存储、通讯等功能,一个智能电极包括8个普通电极,每个智能电极作为智能节点模块都有CAN总线接口电路,通过CAN总线与网络主机相连。网络主机具有系统工作方式选择、数据通讯、存储、处理等功能。 智能电极采用DSP芯片作为主控制器,由信号调理电路、A/D转换电路、电极工作方式设定电路、外部存储器扩展电路等组成,通过对DSP技术的阐述,对系统的设计要点和工作原理作出详细分析,给出了硬件设计原理图,并对系统软件的设计思想以及主程序、中断程序和其它功能程序进行了介绍。 CAN总线在智能电极与远程主机之间形成总线式网络拓扑结构,实现信息交换。介绍了现场总线技术和CAN总线通信原理,核心器件CAN总线控制器完成通信协议所要求的物理层和数据链路层的所有功能,同时也对构成通信网络的其他配置芯片在接口电路和控制逻辑等方面加以阐述,并且设计了适用本系统的CAN总线的应用层协议,实现了底层模块的接口和EPPCAN接口。 作为一种全新电法勘探设备,基于DSP的电法勘探的分布式数据采集系统改进了传统高密度电法仪的数据采集方式,具有并行网络电法勘探功能,实现了并行、海量、高效数据采集的目的,达到了拟震法的电法阵列勘探效果,系统具有可靠性高、速率快、结构简单、可远距离传输的特点,满足了现代电法勘探的需要。
二、用CPLD设计EPP数据采集控制器(论文开题报告)
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
三、用CPLD设计EPP数据采集控制器(论文提纲范文)
(1)随机波浪数据采集与处理技术的研究(论文提纲范文)
0 引言 |
1 准备工作 |
2 系统硬件设计 |
2.1 模拟量输入通道选择 |
2.2 模数转换器 |
2.3 CPLD逻辑功能设计 |
2.4 并口EPP与CPLD的通讯设计 |
3 系统软件设计 |
3.1 波浪数据频域分析 |
3.2 数据采集 |
3.3 数据分段 |
3.4 实序列FFT计算 |
3.5 计算周期图 |
4 实验结果 |
5 结语 |
(2)基于FPGA的USB图像采集控制器设计与实现(论文提纲范文)
摘要 |
Abstract |
第一章 绪论 |
1.1 选题的背景 |
1.2 课题的研究意义 |
1.3 课题的研究现状 |
1.3.1 图像采集系统研究现状 |
1.3.2 USB 技术研究现状 |
1.3.3 FPGA 技术发展现状 |
1.4 论文的研究内容 |
1.5 论文的章节安排 |
第二章 相关理论与技术 |
2.1 FPGA 开发设计流程 |
2.2 Cyclone III FPGA 基本结构 |
2.3 USB 通信开发软件体系 |
2.3.1 USB 设备驱动程序 |
2.3.2 USB 固件程序 |
2.3.3 主机应用程序 |
2.4 USB 控制器 EZ-USB FX2 软件架构 |
2.4.1 EZ-USB FX2 架构特点 |
2.4.2 EZ-USB FX2 接口方式 |
2.5 本章小结 |
第三章 系统需求与总体设计 |
3.1 系统需求 |
3.2 传统图像数据采集系统架构方案分析 |
3.2.1 面向 PCI 总线与 PC 的架构设计方案 |
3.2.2 面向 DSP 与 PCI 总线的架构设计方案 |
3.3 本项目系统设计方案及优缺点分析 |
3.4 系统总体设计方案工作流程 |
3.5 本章小结 |
第四章 系统硬件设计与实现 |
4.1 系统单板主要模块接口电路设计 |
4.1.1 复位系统 |
4.1.2 时钟系统 |
4.1.3 系统电源模块 |
4.2 FPGA 模块的硬件电路设计 |
4.2.1 FPGA 芯片主要接口电路设计 |
4.2.2 FPGA 模块系统功能设计 |
4.2.3 FPGA 模块设计功能硬件实现 |
4.3 USB 控制器模块的硬件电路设计 |
4.3.1 USB 控制器芯片外围主要接口电路设计 |
4.3.2 USB 控制器模块功能设计 |
4.3.3 USB 控制器模块功能硬件实现 |
4.3.4 USB 控制器与 FPGA 通信硬件接口电路设计 |
4.4 本章小结 |
第五章 系统软件设计与实现 |
5.1 FPGA 的加载配置方式 |
5.2 FPGA 模块逻辑软件设计及实现 |
5.2.1 FPGA 逻辑模块分析 |
5.2.2 FPGA 模块结构图及功能说明 |
5.2.3 FPGA 逻辑设计主要模块详细设计 |
5.2.4 FPGA 逻辑模块时钟 |
5.3 USB 控制器模块软件设计及实现 |
5.3.1 USB 控制器芯片初始化 |
5.3.2 系统单板功能初始化 |
5.3.3 常规采集任务执行 |
5.4 PC 端主机应用程序设计及实现 |
5.4.1 PC 端主机应用程序功能描述 |
5.4.2 PC 端主机程序功能模块设计实现 |
5.5 本章小结 |
第六章 系统测试与应用 |
6.1 图像数据采集系统测试验证 |
6.1.1 测试计划 |
6.1.2 测试环境及测试结果 |
6.1.3 测试执行效率和结果分析 |
6.2 图像数据采集系统典型应用 |
6.2.1 数据采集系统自动化测试应用方案 |
6.2.2 自动化测试场景搭建 |
6.3 本章小结 |
第七章 总结与展望 |
7.1 工作总结 |
7.2 展望 |
致谢 |
参考文献 |
(3)基于线阵CCD钢板表面缺陷检测系统的研究(论文提纲范文)
摘要 |
Abstract |
第1章 绪论 |
1.1 研究的目的和意义 |
1.2 计算机视觉检测方法的国内外研究概况 |
1.2.1 基于激光扫描的计算机视觉检测技术 |
1.2.2 固体摄像器件CCD 检测法 |
1.2.3 国内发展概况 |
1.3 CCD 检测方案的确立 |
1.4 系统结构 |
1.5 光电编码器 |
1.6 光学系统设计 |
1.6.1 高强度均匀照明光源 |
1.6.2 明暗域成像模式配置 |
1.6.3 成像光路设计 |
1.7 课题的主要内容 |
第2章 线阵CCD 驱动系统设计 |
2.1 CCD 的结构及工作原理 |
2.2 传统CCD 驱动电路设计的方法 |
2.3 CPLD 技术以及VHDL 语言 |
2.4 TCD1501C 驱动时序脉冲设计 |
2.4.1 CCD 的选用 |
2.4.2 TCD1501C 的驱动时序分析 |
2.4.3 CCD 积分可调的原理与设计 |
2.4.4 分频模块以及Φ_(RS)、Φ_(CP)、Φ_(SP) 的产生电路 |
2.4.5 光积分脉冲Φ_(SH)、Φ_1、Φ_2 的产生电路 |
2.4.6 各驱动时序的整合与仿真 |
2.4.7 CCD 积分时间的选择模块电路 |
2.5 本章小结 |
第3章 基于EPP 的视频信号采集系统的设计 |
3.1 增强型并行口(EPP) |
3.2 数据采集系统结构 |
3.3 视频信号预处理电路 |
3.3.1 差分放大电路 |
3.3.2 低通滤波电路 |
3.4 A/D 的选择及工作过程 |
3.5 数据缓冲原理及FIFO 芯片选择 |
3.5.1 高速数据采集系统中FIFO 的应用 |
3.5.2 FIFO 芯片的选择及工作过程 |
3.6 核心逻辑控制电路 |
3.6.1 计算机向CCD 驱动器中置数的设计 |
3.6.2 A/D 与CCD 同步时序设计 |
3.6.3 缓冲模块逻辑电路设计 |
3.6.4 FIFO 初始化模块设计 |
3.7 数据采集电路工作过程 |
3.8 本章小结 |
第4章 基于FPGA 的高速图像处理 |
4.1 处理算法流程分析 |
4.2 图像校正与噪声模拟 |
4.2.1 光照非均匀性校正 |
4.2.2 噪声分析 |
4.3 图像增强 |
4.3.1 平滑去噪 |
4.3.2 图像锐化 |
4.4 区域分割 |
4.5 低级处理算法的实现 |
4.5.1 FIR 滤波器设计原理 |
4.5.2 分布式算法 |
4.5.3 全串行4 阶FIR 低通滤波器的设计 |
4.5.4 8 阶串行FIR 数字滤波器的硬件实现 |
4.6 本章小结 |
结论 |
参考文献 |
攻读硕士学位期间承担的科研任务与主要成果 |
致谢 |
作者简介 |
(4)虚拟FPGA逻辑测试验证平台的设计(论文提纲范文)
摘要 |
ABSTRACT |
第一章 引言 |
1.1 FPGA 逻辑测试验证概述 |
1.2 虚拟仪器技术概述 |
1.3 课题来源背景及意义 |
1.4 本论文的主要研究内容 |
第二章 虚拟FPGA 逻辑测试验证平台的总体设计 |
2.1 测试验证系统概述 |
2.2 虚拟FPGA 逻辑测试验证平台的设计原理 |
2.3 虚拟FPGA 逻辑测试验证平台的构造组成 |
2.4 虚拟FPGA 逻辑测试验证平台的工作流程 |
2.5 硬件部分的总体设计 |
2.5.1 测试向量下载与存储电路的设计 |
2.5.2 响应数据采集与存储电路的设计 |
2.6 软件部分的总体设计 |
2.6.1 软件开发环境 |
2.6.2 虚拟仪器的软件设计原则 |
2.6.3 虚拟FPGA 逻辑测试验证平台的程序分析设计 |
2.7 EPP 通信接口的使用 |
2.7.1 EPP 接口概述 |
2.7.2 通过EPP 操作平台 |
第三章 虚拟FPGA 逻辑测试验证平台的硬件设计 |
3.1 FPGA 的概述 |
3.2 FPGA 芯片选择及使用 |
3.2.1 CYCLONE 系列EP1C6Q240 简介 |
3.2.2 芯片的配置及配置方式介绍 |
3.2.3 配置芯片的选择与使用 |
3.2.4 JTAG 模式下载 |
3.2.5 芯片的电源设计 |
3.3 FPGA 程序设计概述 |
3.3.1 FPGA 的一般设计流程 |
3.3.2 QUARTUSⅡ软件综述 |
3.3.3 QUARTUSⅡ的设计流程 |
3.4 FPGA 中时序逻辑电路的具体设计 |
3.4.1 时钟电路设计 |
3.4.2 触发电路设计 |
3.4.3 地址电路设计 |
3.4.4 数据采集电路设计 |
3.4.5 逻辑控制电路设计 |
3.4.6 EPP 接口控制电路设计 |
第四章 虚拟FPGA 逻辑测试验证平台的软件设计 |
4.1 前面板设计 |
4.1.1 前面板外观设计 |
4.1.2 前面板控件的设计 |
4.2 动态链接库的编写与调用 |
4.3 子VI 的编写与调用 |
4.4 框图程序设计 |
第五章 测试验证实验与结果分析 |
5.1 被测FPGA 开发板设计 |
5.2 测试验证实验的方法 |
5.3 虚拟数字频率计样例设计 |
5.3.1 频率测量原理和数字频率计组成 |
5.3.2 FPGA 测频硬件电路设计 |
5.3.3 数字频率计的引脚分配 |
5.3.4 数字频率计使用的EPP 地址和意义 |
5.4 数字频率计测试验证结果及分析 |
5.4.1 验证实验的设置 |
5.4.2 实验结果分析 |
第六章 结论 |
致谢 |
参考文献 |
攻硕期间发表的学术文章 |
(5)高速线阵CCD数据采集系统与像点定位研究(论文提纲范文)
摘要 |
Abstract |
第1章 绪论 |
1.1 引言 |
1.2 课题背景及研究目的 |
1.3 课题研究的主要内容 |
1.4 本论文的创新点 |
第2章 CCD器件的选取与驱动电路设计 |
2.1 CCD器件的特点 |
2.2 高速线阵CCD器件的选取 |
2.3 线阵CCD驱动电路设计 |
2.3.1 驱动脉冲时序同步分析 |
2.3.2 时序发生器设计 |
2.3.3 驱动电路设计 |
2.4 本章小结 |
第3章 数据采集系统设计 |
3.1 数据采集系统的技术指标 |
3.2 A/D转换模块 |
3.2.1 A/D转换器件的选用 |
3.2.2 TLC5510的时序分析 |
3.2.3 A/D采集设计 |
3.3 数据缓存模块 |
3.3.1 数据采集中FIFO的应用 |
3.3.2 IDT7205 |
3.3.2.1 逻辑功能分析 |
3.3.2.2 读写时序分析 |
3.3.3 FIFO读写控制设计 |
3.4 数据采集系统电路设计 |
3.4.1 数据放大电路 |
3.4.2 核心控制电路 |
3.5 本章小结 |
第4章 基于并口的CCD数据采集及其软件设计 |
4.1 计算机接口选择 |
4.1.1 并口EPP模式 |
4.1.2 EPP协议的信号传输 |
4.2 数据采集接口设计 |
4.3 系统工作流程图 |
4.4 并口控制程序设计 |
4.5 数据采集后的三种显示方式 |
4.6 本章小结 |
第5章 CCD像点定位细分研究 |
5.1 CCD定位细分技术研究 |
5.1.1 二值化电平切割法 |
5.1.2 一维线性补偿内插法 |
5.1.3 形心法 |
5.1.4 质心内插法 |
5.1.5 按比例求中心法 |
5.1.6 灰度质心法 |
5.1.7 加权灰度质心法 |
5.1.8 阶梯法 |
5.2 细分技术分析比较 |
5.3 基于线性插值的灰度质心法像点定位研究 |
5.3.1 理论研究 |
5.3.2 实验结果与分析讨论 |
5.4 误差分析 |
5.5 本章小结 |
第6章 总结与展望 |
6.1 全文总结 |
6.2 工作展望 |
参考文献 |
致谢 |
附录1 攻读硕士期间发表的论文 |
附录2 数据采集系统电路图 |
(6)用于混频信号的双通道数字锁相放大器(论文提纲范文)
1 数字相关器算法 |
2 系统设计 |
2.1 系统硬件设计 |
2.2 EPP通讯电路 |
2.3 系统软件设计 |
(1) DSP的初始化 |
(2) A/D转换及FIFO控制 |
3 实验结果及分析 |
4 结语 |
(7)一种用于光谱测量的CCD系统(论文提纲范文)
中文摘要 |
Abstract |
一、引言 |
1.1 CCD系统用于光谱测量的背景 |
1.2 CCD的工作原理 |
1.3 CCD光谱仪的结构和CCD的选择 |
1.4 研究工作的内容和创新点 |
二、CCD硬件电路设计 |
2.1 总体结构 |
2.2 CCD驱动电路 |
2.2.1 TCD1251的参数 |
2.2.2 AVR单片机产生驱动脉冲 |
2.3 信号放大、AD转换和数据缓冲电路 |
2.4 与PC机的通信 |
2.4.1 常用的通信方法 |
2.4.2 EPP简介 |
2.4.2.1 EPP信号端口及寄存器定义 |
2.4.2.2 EPP数据传输周期 |
2.4.3 EPP与FIFO的连接 |
三、数据采集和处理的基本软件 |
3.1 WinXp下并口的调用 |
3.2 基本处理程序 |
四、有关提高光谱测量精确度的设计 |
4.1 像元不均匀性的误差修正 |
4.1.1 像元不均匀性产生的原因 |
4.1.2 实验装置 |
4.1.3 实验步骤 |
4.1.4 结果和讨论 |
4.2 CCD光谱测量中的波长定标 |
4.2.1 波长定标的原理 |
4.2.2 实验装置 |
4.2.3 实验步骤 |
4.2.4 实验结果 |
4.3 用多次积分提高信噪比 |
五、结论与展望 |
5.1 结论 |
5.2 进一步研究方向 |
六、参考文献 |
七、攻读硕士学位期间发表的论文 |
八、附录 |
九、致谢 |
详细摘要 |
(8)基于FPGA的高速多路数据采集系统的设计(论文提纲范文)
1 高速多路数据采集系统设计 |
1.1 系统工作原理 |
1.2 系统组成 |
1.3 数据采集模块设计 |
1.4 数据存储器读写模块设计 |
1.5 数据通信模块设计 |
2 在电力机车可控硅实时监测中的应用 |
2.1 基于FPGA的电力机车可控硅实时监测系统组成 |
2.2 基于FPGA的电力机车实时监测系统介绍 |
3 结论 |
(9)光电分选机数据采集系统的研究(论文提纲范文)
摘要 |
Abstract |
1 绪论 |
1.1 光电分选机研究的意义 |
1.2 FPGA/CPLD技术及其开发环境 |
1.2.1 FPGA/CPLD设计流程 |
1.2.2 FPGA/CPLD设计工具Xilinx ISE介绍 |
1.2.3 FPGA/CPLD的配置模式 |
1.2.4 Verilog HDL与VHDL的比较 |
1.3 本文研究的主要内容和结构安排 |
2 CCD的特点及应用 |
2.1 CCD工作原理 |
2.2 CCD器件的噪声及其抑制方法 |
2.3 CCD种类及器件选择 |
3 光电分选机系统 |
3.1 光电分选机简介 |
3.2 总体电路结构设计 |
3.3 数据采集系统结构设计 |
4 CCD数据采集系统设计与实现 |
4.1 CCD驱动电路设计与实现 |
4.1.1 CCD的特点、结构和工作原理 |
4.1.2 CCD时序分析 |
4.1.3 CCD驱动接口电路设计 |
4.1.4 基于FPGA的CCD时序逻辑控制的设计与仿真实现 |
4.2 CCD输出信号处理电路设计与实现 |
4.2.1 图像数字器简介 |
4.2.2 图像数字器时序逻辑控制的设计与实现 |
4.3 CCD存储电路设计与实现 |
4.3.1 存储电路硬件设计 |
4.3.2 存储电路软件实现 |
4.4 通信电路硬件实现 |
4.5 电源电路实现 |
5 数据采集系统的数据传输与显示 |
5.1 相机板和主控制器通信的设计与实现 |
5.1.1 主控制板到相机板的通信 |
5.1.2 相机板到主控制板的通信 |
5.2 EPP工作模式简介 |
5.2.1 EPP协议信号的定义 |
5.2.2 EPP寄存器 |
5.2.3 EPP的传输周期说明 |
5.2.4 EPP使用的硬件连接 |
5.3 EPP接口设计与实现 |
5.3.1 硬件电路设计与实现 |
5.3.2 软件设计与实现 |
5.4 采用FPGA技术实现样本数据的采集与传输 |
6 系统抗干扰设计和电路的调试与分析 |
6.1 系统的抗干扰设计 |
6.2 系统的电路调试与分析 |
6.2.1 系统的调试方法简介 |
6.2.2 FPGA和CPLD的调试 |
6.2.3 CCD驱动的调试与分析 |
6.2.4 图像数字器调试 |
6.2.5 SRAM调试 |
6.2.6 相机板与主控制板之间的通信调试 |
6.2.7 数据采集显示模块调试与分析 |
结论 |
参考文献 |
攻读硕士学位期间发表学术论文情况 |
致谢 |
(10)基于DSP的电法勘探的分布式数据采集系统(论文提纲范文)
摘要 |
Abstract |
目录 |
引言 |
1 绪论 |
1.1 电法勘探系统 |
1.1.1 地球物理勘探概述 |
1.1.2 电法勘探原理和方法 |
1.1.3 电法勘探仪器的发展历程与技术趋势 |
1.2 高密度电法仪 |
1.3 本课题的研究意义及应用 |
2 系统总体方案设计 |
2.1 系统设计任务与要求 |
2.2 系统总体方案的设计 |
2.2.1 总体方案 |
2.2.2 系统网络设计 |
2.2.3 智能电极设计 |
2.3 主要技术指标 |
3 DSP技术 |
3.1 DSP技术概述 |
3.2 DSP相比MCU的优点 |
3.3 DSP芯片TMS320F206 |
3.3.1 TMS320F206的主要特性 |
3.3.2 TMS320F206的功能及硬件资源 |
3.4 数字滤波的DSP实现 |
4 智能电极设计 |
4.1 信号调理电路 |
4.2 信号通道选择电路 |
4.3 A/D转换电路 |
4.3.1 A/D转换芯片MAX1132 |
4.3.2 TMS320F206的同步串行口 |
4.3.3 MAX1132与DSP接口电路 |
4.3.4 时钟源的设计 |
4.4 外部存储器扩展电路 |
4.4.1 存储器 |
4.4.2 F206的存储结构及扩展 |
4.4.3 大容量数据存储器扩展的实现 |
4.5 电极工作方式设定电路 |
4.5.1 转换开关设计原理 |
4.5.2 智能电极的两种工作方式 |
4.5.3 电极工作方式设定电路 |
4.6 其他电路 |
4.6.1 锁存电路 |
4.6.2 译码电路 |
4.6.3 缓冲电路 |
4.6.4 光电隔离电路 |
4.6.5 电源转换电路 |
5 通信网络设计 |
5.1 通信网络的选择 |
5.2 CAN总线 |
5.2.1 现场总线技术概述 |
5.2.2 CAN总线技术 |
5.2.3 CAN总线通信协议 |
5.3 智能电极与CAN总线接口电路 |
5.3.1 CAN总线控制器SJA1000 |
5.3.2 SJA1000与DSP接口电路 |
5.3.3 CAN总线收发电路 |
5.4 EPP_CAN的接口设计 |
5.4.1 EPP概述 |
5.4.2 设计方案特点 |
5.4.3 EPP_CAN接口设计 |
6 软件结构及程序设计 |
6.1 智能电极的软件设计 |
6.1.1 DSP系统控制软件设计 |
6.1.2 FIR数字滤波器的设计 |
6.1.3 DSP的仿真调试 |
6.2 CAN总线通信软件设计 |
6.2.1 CAN总线应用层协议的定义 |
6.2.2 CAN节点软件设计 |
6.3 网络主机软件设计 |
7 模拟实验 |
7.1 实验准备 |
7.2 实验过程 |
7.2.1 单极供电时的电位测量 |
7.2.2 偶极子供电时的电位测量 |
7.3 实验结论 |
结论 |
参考文献 |
附录 A 智能电极电路图 |
附录 B 部分程序 |
致谢 |
作者简介及读研期间主要科研成果 |
四、用CPLD设计EPP数据采集控制器(论文参考文献)
- [1]随机波浪数据采集与处理技术的研究[J]. 孙颖,许德浩. 仪器仪表用户, 2016(01)
- [2]基于FPGA的USB图像采集控制器设计与实现[D]. 王宇鑫. 西安电子科技大学, 2012(03)
- [3]基于线阵CCD钢板表面缺陷检测系统的研究[D]. 石军彦. 燕山大学, 2010(08)
- [4]虚拟FPGA逻辑测试验证平台的设计[D]. 王军. 电子科技大学, 2009(11)
- [5]高速线阵CCD数据采集系统与像点定位研究[D]. 汪文婷. 武汉理工大学, 2009(09)
- [6]用于混频信号的双通道数字锁相放大器[J]. 王超,徐明,徐真真,王化祥. 电子器件, 2007(04)
- [7]一种用于光谱测量的CCD系统[D]. 居戬之. 苏州大学, 2007(06)
- [8]基于FPGA的高速多路数据采集系统的设计[J]. 杨林楠,李红刚,张丽莲,彭琳. 计算机工程, 2007(07)
- [9]光电分选机数据采集系统的研究[D]. 宗献波. 大连理工大学, 2006(03)
- [10]基于DSP的电法勘探的分布式数据采集系统[D]. 韩芳. 安徽理工大学, 2006(11)